课程目录: 计算机硬件系统设计培训

4401 人关注
(78637/99817)
课程大纲:

计算机硬件系统设计培训

 

 

 

1、课程导学与实验环境

1.0 《计算机硬件系统设计》课程导学

1.1 一小时玩转Logisim

1.2 Logisim中的延迟与险象

1.3 Logisim中的震荡现象

1.4 Logisim常用组件库【线路库看看即可,其它用啥学啥】

1.5 Logisim新手实验(★必做实验★)

1.6 Logisim作品秀《五级流水CPU+操作系统+应用程序》

1.7 Educoder在线测试

实验工具知识测试

2 数字逻辑基础实验 (数字逻辑)

2.1 组合逻辑电路设计

2.2 同步时序电路设计

2.3 小型数字系统设计

数字逻辑知识测试

3 数据表示实验 (组成原理)

3.1 汉字编码实验

3.2 奇偶校验应用实验 RAID控制器(建设中)

3.3 海明编码设计实验

3.4 CRC编码设计实验

3.5 编码流水传输实验

数据表示单元测验

4 运算器设计

4.1 运算器实验基本框架

4.2 快速加法器实验

4.3 32位ALU设计实验

4.4 阵列乘法器以及乘法流水线设计

4.5 原码一位乘法器设计

4.6 补码一位乘法器设计

运算器单元测试

5 存储系统设计

5.1 存储系统实验框架

5.2 汉字字库存储扩展实验

5.3 MIPS RAM设计

5.4 MIPS寄存器文件设计

5.5 Cache映射机制与逻辑实现

5.6 硬件cache机制设计设计实验

存储系统单元测试

6 MIPS CPU设计

6.1 单周期MIPS架构

6.2 多周期MIPS架构

6.3 单周期MIPS CPU设计(8条指令)

6.4 多周期MIPS CPU微程序控制器设计

6.5 多周期MIPS CPU硬布线控制器设计

6.6 单周期MIPS CPU设计(24条指令)

6.7 MIPS中断处理机制

CPU设计单元测试

7. MIPS指令流水线设计(系统结构)

7.1 指令流水线基本概念

7.2 理想指令流水线设计

7.3 流水线分支相关处理

7.4 流水线数据相关处理

7.5 流水线高级调试技巧

7.6 流水线重定向处理

8.单总线MIPS CPU设计

8.1 单总线MIPS CPU数据通路

8.2 单总线MIPS CPU三级时序硬布线控制器原理

8.3 单总线MIPS CPU现代时序硬布线控制器原理

8.4 单总线MIPS CPU微程序控制器原理

8.5 单总线MIPS CPU三级时序控制器实验

8.6 单总线MIPS CPU现代时序控制器实验