FPGA培训
目前无论FPGA还是CPLD的主流设计方法都是使用硬件描述语言(通常是verilog或者VHDL)进行,让后借助EDA工具完成编译、布局布线。实际设计中很少使用原理图方式去搭逻辑电路。因此来说FPGA的学习难度和CPLD的学习难度是一样。区别在于FPGA的逻辑资源比CPLD的逻辑资源多得多,FPGA可以实现比较复杂的逻辑设计和信号处理算法,CPLD一般用于简单的逻辑设计。所以建议你从FPGA学起,这样对以后的工作比较有帮助。
随着科技的发展,技术提高产品性能要求越来越高,近几年可编程的门阵列(FPGA)技术发展迅速,其高度的灵活性,使其在通信、数据处理、网络、仪器、工业控制、军事和航空航天等领域得到越来越广泛的应用。在数字IC设计领域,前端验证工作一般都是用FPGA完成的,因此FPGA工程师也是IC设计公司迫切需要的人才。FPGA/IC逻辑设计开发已经成为当前有发展前途的行业之一,特别是熟悉硬件构架的FPGA系统工程师
第一阶段
课程主要帮助学员了解FPGA系统设计的基础知识,掌握FPGA小系统硬件电路设计方法,学会操作QuartusII软件来完成FPGA的设计和开发。
第二阶段
熟练掌握硬件描述语言(VerilogHDL)是FPGA工程师的基本要求。通过本节课程的学习,学员可以了解目前流行的VerilogHDL语言的基本语法,掌握VerilogHDL语言中常用的基本语法。通过本节课程学习,学员可以设计一些简单的FPGA程序,掌握组合逻辑和时序逻辑电路的设计方法。通过实战训练,学员可以对VerilogHDL语言有更深入的理解和认识。
第三阶段
虽然利用第二阶段课程学到的HDL基本语法可以完成大部分的FPGA功能,但相对复杂的FPGA系统设计中,如果能够合理的应用VerilogHDL的高级语法结构,可以达到事半功倍的效果。通过第三天课程的学习,学员可以掌握任务(TASK),函数(FUNCTION)和有限状态机(FSM)的设计方法,可以更好的掌握FPGA的设计技术。此外,本节课程还介绍了QuartusII软件的两个常用的高级工具-SignalTAP和LogicLock,可以提高FPGA设计和调试的效率。
第四阶段
随着FPGA芯片的性能和密度不断提高,基于FPGA的SOPC系统正在逐渐成熟并且在很多领域得到了应用。第四阶段课程主要给学员介绍Altera公司基于NIOSII软核的SoPC系统设计流程和方法。通
过硬件开发板上的SoPC系统设计实验,学员能够体会SoPC技术给系统设计带来的灵活性。后通过FPGA综合设计实验,学员完成对四天学习内容的回顾和总结。
第五阶段
Alter的IP工具
1IP的概念、Alter的IP
1.1IP的概念
1.2Alter可提供的IP
1.3AlterIP在设计中的作用
2.使用Alter的基本宏功能、定制基本的宏功能
2.1定制基本宏功能
2.2实现基本宏功能
2.3设计实例
3.使用Alter的IP核
3.1定制IP核
3.2实现IP核
3.3设计实例