培训对象: 模拟版图设计师、物理验证工程师、IC后端工程师、版图初学者。
培训目标:
掌握模拟版图设计的基本原则和匹配技术。
熟练使用Virtuoso Layout Suite进行版图绘制。
能够使用Calibre进行DRC和LVS验证。
具备版图优化和验证错误修复能力。
培训内容介绍:
二、Virtuoso Layout环境: 熟悉Virtuoso Layout界面,掌握基本操作(创建层次、绘制形状、编辑属性)。
三、器件版图设计: 绘制MOS管、电阻、电容、二极管的基本版图,掌握叉指结构、共心布局等技巧。
四、匹配技术: 应用共心布局(Common-Centroid)、指状交叉(Interdigitation)、虚拟器件(Dummy)提高匹配精度。
五、噪声隔离技术: 使用保护环(Guard Ring)、深N阱隔离衬底噪声,分离敏感模块与噪声模块。
六、ESD保护版图: 设计ESD保护器件的版图(GGNMOS、SCR),满足ESD设计规则。
七、电源网络设计: 设计电源和地线网络,考虑电迁移(EM)和IR-drop,使用多层金属并联。
八、Calibre DRC验证: 运行Calibre DRC检查设计规则违例,分析DRC报告,修复违例问题。
九、Calibre LVS验证: 运行Calibre LVS检查版图与原理图一致性,分析LVS报告,解决短路、开路、器件不匹配问题。
十、天线效应检查: 运行天线效应检查(ERC),插入跳线或反偏二极管解决天线效应。
十一、参数提取(PEX): 使用Calibre PEX提取寄生参数(R、C、RC),生成后仿真网表。
十二、实战项目:运放版图设计: 完成运放的完整版图设计、DRC/LVS验证和寄生参数提取。