信号完整性工程师、高速PCB设计人员、硬件研发工程师、通信系统硬件设计师。
理解高速串行链路(PCIe、SATA、USB、Ethernet)的信号完整性挑战。
掌握HyperLynx进行通道仿真、眼图分析、均衡参数优化的方法。
能够独立完成从预布局拓扑探索到后布局验证的高速链路仿真。
高速串行链路概述:高速串行链路的发展趋势(PCIe Gen4/5/6、USB3.x/4、10G/25G/100G Ethernet);串行链路的关键性能指标(误码率BER、眼图、抖动、插入损耗、回波损耗);信号完整性挑战(损耗、反射、串扰、码间干扰ISI)。
HyperLynx软件平台:HyperLynx的产品线(LineSim预布局、BoardSim后布局、SerDes通道分析);软件界面与基本操作;与PCB设计工具(Allegro、PADS、Expedition)的集成;仿真流程概览。
传输线理论与S参数:传输线的基本特性(特性阻抗、传播延迟、损耗);S参数的定义与物理意义(插损IL、回损RL、近端串扰NEXT、远端串扰FEXT);S参数的级联与去嵌入;S参数的无源性、因果性检查。
IBIS-AMI模型:IBIS模型与IBIS-AMI模型的区别;发送端(Tx)的AMI模型(均衡FFE、去加重、预加重);接收端(Rx)的AMI模型(均衡CTLE、DFE、CDR);AMI模型的参数设置。
HyperLynx LineSim预布局仿真:LineSim的拓扑编辑器;从无到有搭建串行链路拓扑;IBIS-AMI模型的加载与分配;通道参数(线长、线宽、层叠)的扫参分析;预布局阶段的设计约束生成。
通道仿真设置:仿真参数的定义(数据率、上升时间、比特类型PRBS);通道激励的设置(码型、幅度、抖动);接收端均衡器的开启与参数调节;仿真运行与进度监控。
眼图分析:眼图的生成原理;眼图参数的解读(眼高、眼宽、眼幅度、眼交叉比);眼图模板(Mask)的加载与测试;眼图轮廓(Eye Contour)的分析。
浴盆曲线与误码率(BER):浴盆曲线的生成原理;误码率(BER)与眼图的关系;从浴盆曲线估计通道的BER性能;BER的等高线图;BER与抖动容限。
抖动分析:抖动的分类(随机抖动RJ、确定性抖动DJ、周期性抖动PJ、数据相关抖动DDJ);总抖动TJ的估算(双狄拉克模型);抖动的分离与分析;抖动传递函数。
后布局验证(BoardSim):从已布线的PCB提取实际拓扑;过孔模型的精确提取;差分对的实际布线提取;基于实际走线的通道仿真;前仿真与后仿真结果的对比验证。
串扰分析与优化:串扰对高速链路的影响;受害网与攻击网的设置;串扰通道的仿真;串扰引起的眼图闭合分析;串扰的抑制措施(间距、防护地线、层叠优化)。
综合实战项目:典型高速串行接口(如PCIe Gen4通道、10G Ethernet链路)的完整仿真流程,包含预布局拓扑探索、IBIS-AMI模型配置、眼图分析、均衡参数优化、后布局验证与问题整改。