芯片版图设计设计实战培训课程
课程简介:
本课程包含模拟版图设计每个步骤,课程以真实项目细分工作任务及其工作过程,将学生所需要掌握的知识合理分配并结合到各个项目任务中,并加入练习内容,真正做到教、学、做结合,理论与实践一体化;
本课程让学员掌握模拟版图相关基础知识,熟练应用相关软件工具,能够独立完成基本模拟电路的版图设计;
并达到模拟版图设计工程师水平;
适合人群:
本课程适合本科及以上学历,理工类相关专业的人群学习;
课程安排:
线上直播课+线下项目实训,上课时间为每周3次,每次2节课,24小时实时答疑;
项目实操:
项目1:Bandgap
基于CSMC0.18um工艺的Bandgap版图,要掌握对电流镜、差分对管、电阻和三极管等器件的版图设计方法,掌握如何布局布线的技巧及结构匹配的方法。
项目2:UVLO
基于CSMC0.18um工艺的UVLO版图,该模块重点对差分对管、电流镜及电阻进行合理的摆放及匹配。掌握不同类型电流镜的匹配设计方法以及电阻、差分对的匹配性设计,整体模块的布局布线技巧,模块面积的压缩方法。
项目3:LDO
基于SMIC0.13um工艺下的LDO版图,它是由LDO模块和Bandgap模块组合而成,其中LDO模块中的右半部分是大功率管器件,该模块在设计的时候要注意匹配和进行加保护环进行隔离保护处理。该模块的设计重点在与大功率的设计及隔离,以及敏感信号线的处理。
项目4:PLL
基于40/28nm工艺的PLL版图设计,了解电路的结构,熟悉电路的工作原理,该模块设计中我们要掌握:数字电路模块中,各数字单元要统一高度;数字电路模块和模拟电路模块要分开且电源和地也要分开;闭合回路中,各模块间的高频连线要做屏蔽处理,经过P/Nguardring时,应改换上层金属走,减小耦合且通过优化顶层的布局,避免高频连线过长;频率信号线的屏蔽线不应与VCNTL、IPLY_25u、IEXT_100u的屏蔽线相连;PFD模块和CP模块间的频率信号线要同出同进;VCO是PLL电路的核心模块,也是敏感模块,需要做双环隔离,保护其正常工作。要学会整体的Froolpian及设计技巧,控制芯片面积,以及通过物理验证。
就业介绍:
就业指导课+ 1对1就业服务 + 终身就业跟踪,随时提供就业服务。
1000余家企业招聘需求衔接、与大厂深度合作,定期为企业输送IC人才!
国家大力发展集成电路,行业迎来高速增长,从业人员的薪水也是水涨船高,集成电路设计方向作为产业链的顶端,工作机会也是大家梦寐以求的,年薪可以轻松突破50万+。需要用到的岗位也越来越多,而每个芯片最终能够付诸于生产都离不开集成电路版图设计师的功劳,很多大公司电路设计和版图的人数已经达到1.5:1了,所以产业对这类人才是非常急需。
职业简介:
模拟版图设计工程师为专业版图设计人员,主要负责通过EDA设计工具,进行集成电路后端的版图设计和验证,最终产生送交供集成电路制造用的GDSII数据。负责进行版图布局规划。有一定的全定制模块版图设计实践经验,独立进行版图规划、设计或验证等。承担模块(Block Level)版图设计、改进和维护等工作。在上级工程师的指导下解决模块版图设计一般难题。按时完成指标、计划并保证质量。
就业薪资(参考):
平均薪资25W/年
初级工程师(15W - 35W)、中级工程师(30W - 60W)、高级工程师45w - 80w)
工作内容:
1. 负责模拟电路的版图设计工作,协同模拟设计工程师完成模块化版图设计
2. 版图物理验证以及后仿真参数提取,EMIR分析
3. 芯片顶层整合以及物理验证,tape out等